Aller au menu Aller au contenu
Se former tout au long de sa vie
Un seul objectif : l'évolution des compétences
Se former tout au long de sa vie

> Formations courtes > Électronique-Microélectronique-Nanotechnologies

Circuits numériques : conception en VHDL pour cible FPGA

Mis à jour le 11 décembre 2018
A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentTélécharger au format PDFEnvoyer cette page par mail Partagez cet article Facebook Twitter Linked In Google+ Viadeo

Présentation

  • Ville : GRENOBLE
    Tarif : 2 400 € / personne
    Durée : 4 jours

Résumé

Mce01

Prochaine session : du 15 au 18 janvier 2019

Objectifs


• Comprendre les étapes de conception d’architectures numériques portables pour cible FPGA
• Apprendre une méthodologie de conception VHDL pour cibles FPGA
• Acquérir des compétences en conception VHDL : comprendre l’importance des phases de synthèse des architectures


Nos atouts pédagogiques


Cette formation s’appuie sur les moyens techniques que met à disposition l’école Grenoble INP-Phelma, en particulier pour sa filière SEI « Systèmes Electroniques Intégrés » .
Les intervenants sont des enseignants-chercheurs et chercheurs du laboratoire TIMA, spécialistes reconnus dans le domaine de la conception de circuits et architectures numériques.

 

Les + de la formation :


• une alternance entre apports théoriques et applications pratiques : 75% de la formation se déroule sous forme pratique en binôme au sein de la plateforme CIME
• plus de la moitié de la formation se déroule sous forme de travaux pratiques avec des études de cas sur ordinateurs équipés d'outils de CAO électronique de simulation et de synthèse(*)

(*) La formation s’appuie en particulier sur l’offre FPGA Xilinx

                                          

A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentTélécharger au format PDFEnvoyer cette page par mail Partagez cet article Facebook Twitter Linked In Google+ Viadeo

Admission

  • Ville : GRENOBLE
  • Tarif : 2 400 € / personne

Conditions d'admission


Pour qui ?
 
Cette formation s'adresse à des ingénieurs ou techniciens souhaitant implanter des applications sur cibles FPGA.

Pré-requis : notions de logique combinatoire et séquentielle (niveau Bac + 3 ou équivalent)

Si vous avez déjà de bonnes bases en conception VHDL, le stage « Circuits numériques VLSI : conception avancée en VHDL pour cible FPGA/ASIC» est sans doute plus adapté pour vous.

Effectif : 4 à 12 personnes



Contacts

A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentTélécharger au format PDFEnvoyer cette page par mail Partagez cet article Facebook Twitter Linked In Google+ Viadeo

Programme

  • Durée des études : 4 jours

Programme


1- Flot de conception

• Méthodologie de conception
• Décomposition modulaire

2- Le langage VHDL pour la synthèse
• Types
• Unités de conception
• Simulation évènementielle
• Instructions séquentielles et concurrentes
• Descriptions structurelles et comportementales
• Les règles de design VHDL pour la synthèse
• Description des machines à états en VHDL
• Librairies IEEE

3- Les composants programmables
• CPLD / FPGA : bases des architectures et de la programmation d’un composant programmable
• Prise en main d'un outil de simulation
• Prise en main d'un outil de synthèse VHDL
• Prise en main d'un outil de prototypage sur FPGA
• Programmation d'une cible FPGA et test

Exemples de notions abordées lors des séances de travaux pratiques :
• approfondissement par des exemples de conception d'architectures VHDL,
• synthèse logique et programmation de FPGA, de Xilinx,
• implantation d’un filtre numérique FIR et test sur carte en environnement réel


A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentTélécharger au format PDFEnvoyer cette page par mail Partagez cet article Facebook Twitter Linked In Google+ Viadeo

International

  • Stage à l'étranger : Non
A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentTélécharger au format PDFEnvoyer cette page par mail Partagez cet article Facebook Twitter Linked In Google+ Viadeo

Débouchés

A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentTélécharger au format PDFEnvoyer cette page par mail Partagez cet article Facebook Twitter Linked In Google+ Viadeo

Rédigé par Katia Plentay

mise à jour le 11 décembre 2018

Grenoble INP Institut d'ingénierie Univ. Grenoble Alpes